



#### Ejecución de instrucciones

- Para poder ejecutar las instrucciones la CPU posee registros internos
  - Contador de Programa (PC) o Registro de Próxima Instrucción (RPI)
  - Registro de Instrucción (IR)
  - Registros de Uso General (R<sub>1</sub> ... R<sub>n</sub>)
  - Registro de Direcciones de Memoria (RDM o MAR)
  - Registro de Datos de Memoria (RBM o MDR)
  - Otros

Arquitectura de los Sistemas de Cómputo



## Ejecución de instrucciones (cont.)

- La ejecución de una instrucción (ciclo de instrucción) puede dividirse en dos semiciclos
  - Búsqueda de la instrucción (incluye la actualización del PC)
  - Ejecución de la instrucción
- Cada uno de los semiciclos puede, a su vez, descomponerse en instrucciones aún más elementales (microinstrucciones)
- Estas microinstrucciones son, básicamente:
  - Transferencias entre registros
  - Ordenes a los restantes dispositivos (ALU, memoria, etc.)

Arquitectura de los Sistemas de Cómputo



## **Ejemplos**

- Buscar una palabra en memoria
  - MAR  $\leftarrow$  (R<sub>1</sub>)
  - LEER
  - ESPERAR
  - R<sub>2</sub> ← (MDR)
- Almacenamiento de una palabra en memoria
  - MAR  $\leftarrow$  (R<sub>1</sub>)
  - MDR  $\leftarrow$  (R<sub>2</sub>)
  - ESCRIBIRESPERAR

rquitectura de los Sistemas de Cómput



#### Transferencia entre registros

- Las operaciones de transferencia entre registros dependen de la estructura interna de la CPU
- Un registro puede estar conectado a un único bus (de entrada salida), a dos buses (uno de entrada y otro de salida), a tres buses, etc.
- En general, a mayor número de buses mayor la posibilidad de ejecutar en forma más eficiente las operaciones

Arquitectura de los Sistemas de Cómputo

.



| - | _ | <br> | <br> |
|---|---|------|------|
|   |   |      |      |
|   |   |      |      |
|   |   |      |      |
|   |   |      |      |
| - |   |      |      |
| - |   |      |      |
| - |   |      |      |
| - |   |      |      |
| - |   |      |      |
| - |   |      |      |
| - |   |      |      |
|   |   |      |      |
|   |   |      |      |
|   |   |      |      |
|   |   |      |      |
|   |   |      |      |
|   |   |      |      |
|   |   |      |      |
|   |   |      |      |
|   |   |      |      |









## Ejemplos de microinstrucciones

- Transferencia entre registros
  - $R_1$  in,  $R_2$  out  $\sim R_1 \leftarrow (R_2)$
- Operación aritmético lógica (con un bus)

  - $Z \text{ in, } R_1 \text{ out } \sim Z \leftarrow (R_1)$   $R_2 \text{ out, ADD, Y in } \sim Y \leftarrow (Z) + (R_2)$   $Y \text{ out, } R_3 \text{ in } \sim R_3 \leftarrow Y$
- La misma operación (con dos buses)
  - $\bullet \quad R_1 \text{ out, G hab, Z in} \quad \sim \quad Z \leftarrow (R_1)$
  - $\quad \blacksquare \quad R_2 \text{ out, ADD, ALU out, } R_3 \text{ in } \sim R_3 \leftarrow (Z) + (R_2)$

Arquitectura de los Sistemas de Cómputo



#### Ejecución completa de una instrucción

- $R_1 \leftarrow (R_1) + (Mem \ IR_{OPE})$
- Buscar la instrucción y actualizar el PC
  - 1. PC out, MAR in, LEER, CLEAR Z, CARRY = 1; ADD, Y in
    - 2. Y out, PC in, ESPERAR
    - 3. MDR out, IR in
- Ejecutar la instrucción
  - IR<sub>OPE</sub> out, MAR in, LEER
    R<sub>1</sub> out, Z in, ESPERAR

  - 6. MDR out, ADD, Y in
  - 7. Y out, R<sub>1</sub> in

Arquitectura de los Sistemas de Cómputo



#### Secuenciamiento de microinstrucciones

- El secuenciamiento de las microinstrucciones puede obtenerse por
  - Hardware (soluciones "cableadas")
  - Microprogramación (Wilkes, 1951)

Arquitectura de los Sistemas de Cómputo











#### Campos de la microinstrucción

- MUXA: controla la entrada izquierda de la ALU
  - 0: Buffer del bus A
  - 1: RIM
- UAL: controla la función de la ALU
  - 00: A + B
  - 01: A AND B
  - 10: A
  - 11: NOT A

Arquitectura de los Sistemas de Cómputo

16



## Campos de la microinstrucción

- DESP: función del desplazador
  - 00: No desplaza
  - 01: Desplaza 1 bit a la derecha
  - 10: Desplaza 1 bit a la izquierda
  - 10: Desplaza 1 b
    11: No se utiliza
- COND: código de condición
  - 00: No bifurca
  - 01: Bifurca si es negativo
  - 10: Bifurca si es cero
  - 11: Bifurca

Arquitectura de los Sistemas de Cómputo



## Campos de la microinstrucción

- RIM: Carga el RIM desde el desplazador (RDM)
- RDM: Carga el RDM desde el buffer de B
- LEC: Petición de lectura de memoria
- ESC: Petición de escritura de memoria
- PERC: Control de almacenamiento en MA
  - 0: No o deshabilitado
  - 1: Si o habilitado

Arquitectura de los Sistemas de Cómputo

18



#### Campos de la microinstrucción

- C: Selecciona el registro en el que se almacenará
- B: Selecciona la fuente del bus B
- A: Selecciona la fuente del bus A
  - En todos los casos un código de 0000 (CP) a 1111 (Reg. F)
- DIR: Dirección de la próxima microinstrucción

Arquitectura de los Sistemas de Cómputo

19



## Cronología de las microinstrucciones

- 1: Carga de la microinstrucción en el registro de microinstrucción (RMI)
- 2: Salida de los contenidos de los registros a los buses A y B
- 3: Cálculo y eventual almacenamiento en el registro de direcciones de memoria (RDM o MAR)
- 4: Almacenamiento del contenido del bus C en la memoria de anotaciones y en el registro de datos de memoria (RIM o MDR) si es necesario

Arquitectura de los Sistemas de Cómputo



## Una máquina convencional (ISA)

| 0000 xxxx xxxx xxxx | CARD  | ac := m[x]              |
|---------------------|-------|-------------------------|
| 0001 xxxx xxxx xxxx | ALMD  | m[x] := ac              |
| 0010 xxxx xxxx xxxx | SUMD  | ac := ac + m[x]         |
| 0011 xxxx xxxx xxxx | RESD  | ac := ac - m[x]         |
| 0100 xxxx xxxx xxxx | SPOS  | if ac >= 0 then pc := x |
| 0101 xxxx xxxx xxxx | SCERO | if ac = 0 then pc := x  |
| 0110 xxxx xxxx xxxx | SALTA | pc := x                 |
| 0111 xxxx xxxx xxxx | CARC  | ac := x                 |
| 1000 xxxx xxxx xxxx | CARL  | ac := m[pp + x]         |
| 1001 xxxx xxxx xxxx | ALML  | m [pp + x] := ac        |
| 1010 xxxx xxxx xxxx | SUML  | ac := ac + m[pp + x]    |
| 1011 xxxx xxxx xxxx | RESL  | ac := ac - m[pp + x]    |

Arquitectura de los Sistemas de Cómpute

21



# Una máquina convencional (ISA)

| 1100 xxxx xxxx xxxx | SNEG   | if ac < 0 then pc := x           |
|---------------------|--------|----------------------------------|
| 1101 xxxx xxxx xxxx | SNCERO | if ac <> 0 then pc := x          |
| 1110 xxxx xxxx xxxx | LLAMA  | pp := pp - 1; m[pp] = pc; pc = x |
| 1111 0000 0000 0000 | APILAI | pp := pp - 1; m[pp] := m[ac]     |
| 1111 0010 0000 0000 | DPILAI | m[ac] := m[pp]; pp := pp + 1     |
| 1111 0100 0000 0000 | APILA  | pp := pp - 1; m[pp] := ac        |
| 1111 0110 0000 0000 | DPILA  | ac := m[pp]; pp := pp + 1        |
| 1111 1000 0000 0000 | RETOR  | pc := m[pp]; pp := pp + 1        |
| 1111 1010 0000 0000 | INTERC | tmp := ac; ac := pp; pp := tmp   |
| 1111 1100 yyyy yyyy | INCPP  | pp := pp + y                     |
| 1111 1110 yyyy yyyy | DECPP  | pp := pp - y                     |

Arquitectura de los Sistemas de Cómputo

22



## Un programa

Program InnerProduct (output);

{Asigna valores iniciales a dos vectores x e y de 20 elementos cada uno y luego calcula su producto interno o producto escalar}

const max = 20;

type SmallInt = 0..100;

vec = array[1..max] of SmallInt;

var k: integer;

x, y: vec;

Arquitectura de los Sistemas de Cómputo













